Analisis semikonduktor terintegrasi dengan analisis sistem keseluruhan
Sederhanakan dan otomatisasi analisis keamanan fungsional di seluruh arsitektur elektronik, termasuk hingga ke level chip. Setiap inkonsistensi dalam analisis keselamatan fungsional dihilangkan, dan tinjauan konfirmasi serta penilaian dipercepat.
OVERVIEW
Analisis Ansys medini mendukung alur kerja praktik terbaik yang secara grafis menghubungkan area tertentu dari desain semikonduktor ke fungsi utama dalam arsitektur elektronik. Hal ini memungkinkan para insinyur untuk menganalisis dan mengatasi mode kegagalan potensial saat mereka memverifikasi keamanan fungsional komponen semikonduktor. Insinyur dapat secara efisien dan konsisten melaksanakan kegiatan terkait keselamatan seperti FMEDA, yang disyaratkan oleh standar keselamatan seperti ISO 26262: 2018 bagian 11.
- Prediksi Tingkat Kegagalan
- Efek Mode Kegagalan dan Analisis Diagnostik
- Desain Chip untuk Fungsi Tertentu
- Analisis Chip Digital dan Analog
KAPABILITAS
Dengan analisis Ansys medini untuk keamanan semikonduktor, pertukaran desain IP dengan mulus antara perancang perangkat keras dan analis keselamatan. Insinyur dapat melakukan penurunan tingkat kegagalan dasar untuk desain perangkat keras, penentuan otomatis distribusi kegagalan berdasarkan data desain (misalnya, area mati, jumlah gerbang), serta analisis FMEA, FMEDA, dan FTA berdasarkan desain perangkat keras. Tim dapat menggunakan kembali dan mengadaptasi data FMEDA dari desain sebelumnya dan mengekspor data hasil FMEDA yang dapat dikonfigurasi untuk penyerahan data keselamatan ke integrator.
Source: ansys.com